找回密码
 请使用中文注册
查看: 22|回复: 0

“搞定上电时序,电路开机稳如泰山!

[复制链接]
阅读字号:

1481

主题

55

回帖

2万

积分

超级版主

积分
29809
发表于 4 小时前 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?请使用中文注册

×
一:上电时序需求

在设计电路过程中,往往会遇到一些。芯片(比如功放)会有不同的上电时序要求,那么应该如何设计呢?
f64cf4d7010666fb40e08f3920b799c7.png 比如上述这张图所示。要求5V先上电,12V后上电。那么在模块设计好后怎么保证他们的先后上电顺序呢?

二:设计解决思路

(1)设计思路
见下图,我们将先上电的这个电压正常输出。将输出接入到一个“设计电路"(需要设计的部分)。使这个”设计电路“的输出去控制,后上电的”电源模块“EN管脚。这样使上电产生先后顺序!
b6764bb91fcbbae08ad4d767528dd7b4.png

(2)设计电路
设计的电路如下图。图中共有两个电压:5V和12V。其中5V先上电。12伏是给后上电的使能做控制
5fc0b4f3d6f8c5d0dd90937b0d013fd4.jpg 整个链路由NPN和NMOS管组成。输入端①的5V电压通过电阻分压,以及C1、C2的充电,使三极管导通。
电路分析
💨不上电时:此时三极管截止。NMOS管导通(通过12V的电阻分压)。输出使能由电阻到地拉低,输出低电平。使能管脚无效
💨上电5V时:此时三极管通过电阻分压导通。NMOS的栅极到地拉低(通过三极管的CE管脚)。输出的使能管脚和12V接通。输出使能高电平有效(允许后上电的电源工作)

(3)设计电路仿真

为了验证电路的可行性,我们将上述电路进行仿真验证。使用LTspice搭建电路如下图:
66267e10e9c868342bc5bf33c49671e3.jpg 电路主要元件有一个。NPN管和n MOS管组成。输入端的5V经过分压去控制NPN管的开启。输出则调整为VO_EN(图中②位置)。使用这个输出去控制另外一路电源的EN管脚

说明:
我这里为了简便,将Vo_EN调到了12伏,保证绝对的高电平有效。实际电路中,可能EN管脚只需3.3V,可以单接另外一路电源控制(如用3.3V拉高)

注意事项
👀(1)管子选型需要注意Vds耐压值
👀(2)注意开启电压Vth,合理选择分压电阻

调整时延
方法一:将三极管的基极电容增大。比如调整为10uF和47uF
53be53076932bc701ce0b11514192114.jpg 由上图所知,增大电容后,三极管开启时需要先将大容量的电容充满电,充电过程需要时间。这个时间就是延时上电的时间
方法二:在后级的MOS管栅极添加一个到地电容,也同样可以起到增大时延的效果。
6a27fd4f64c9022f432c533ca9cd9f20.jpg 思路和原理与三极管的基极电容充放电是一致的。只是这样多了一个调节时延的手段和方法,增加了电路设计的灵活性。


.

您需要登录后才可以回帖 登录 | 请使用中文注册

本版积分规则

QQ|Archiver|手机版|家电维修论坛 ( 蜀ICP备19011473号-4 川公网安备51102502000164号 )

GMT+8, 2025-9-2 15:07 , Processed in 0.283209 second(s), 24 queries .

Powered by Discuz! X3.5

© 2001-2025 Discuz! Team.

快速回复 返回顶部 返回列表